Hardware Reference
In-Depth Information
b) Entwickeln Sie die VHDL-Beschreibung für den Prozess unter Nutzung
der Ergebnisse aus Aufgabenteil a.
t
h1
,t
d1
t
h2
,t
d2
t
hr
,t
dr
T
t
s
t
1
t
2
x
0
x
1
y
+
=1
x
1
x
0
& y
t
3
t
4
t
5
G1
G2
T
Reg
a)
x
2
x
2
y
+
t
6
t
7
Abtastfenster
ung¨ultig
b)
y
Abb. 1.52. a) Schaltung b) Zeitverhalten zu Aufgabe 1.14
Aufgabe 1.15
Abbildung 1.53 zeigt den Signalflussplan einer Register-Transfer-Funktion,
die, wenn das höchste Operandenbit x
n1
= 1 ist, den Operanden
x
bitweise
invertiert und eine »1« addiert.
a) Welcher funktionale Zusammenhang besteht zwischen der Operandenbit-
breite n und der maximalen Taktfrequenz der Schaltung?
b) Mit welcher Taktfrequenz darf die Schaltung bei einer Operandenbreite
n = 16 maximal betrieben werden?
t
dr
=1ns
t
d1
=0,5nst
d2
=n
·
1nst
d3
=2ns
t
s
=0,5ns
x
y
+
x
+1
1
n
n
n
0
n
n
x
n−
1
T
Abb. 1.53. Schaltung zu Aufgabe 1.15
Aufgabe 1.16
In welchem Zeitbereich muss der Taktversatz t
T12
in der Schaltung in Abb.
1.54 liegen, damit die Vorhalte- und die Nachhaltebedingung des Ergebnisre-
gisters auch noch bei einer Taktfrequenz von f
T
= 100 MHz erfüllt sind?