Information Technology Reference
In-Depth Information
valeur déposée sur le bus d'adresses. Le contenu du bus de données est placé en
entrée de circuits d'échanges qui servent de tampons entre le bus de données et la
cellule mémoire sélectionnée.
Le cas d'une lecture se déduit facilement de celui d'une écriture (déposer une
adresse, commander une lecture, lire le contenu du bus de données).
Cellule mémoire
Multiplexeur
Microprocesseur
Bits
Mémoire Centrale
3
1
Commandes
1 0 0 0 1 1 0 0 0 1 1 1 0 0 1 0
0 1 1 1 0 0 1 1 1 0 0 0 1 1 0 1
0
1
2
3
4
5
6
7
0 1 0 0 0 0 1 0 0 1 0 0 0 0 0 1
1
0
0 1 1 1 0 0 1 1 1 0 0 1 0 1 0 1
Adresses
0 1 1 1 0 0 1 1 1 0 0 1 0 1 0 1
1 0 0 0 1 0 0 1 0 1 0 1 0 1 1 0
1 0 0 0 1 1 0 0 0 1 1 1 0 0 1 0
0 1 1 1 0 1 1 0 1 0 1 0 1 1 0 1
BUS
Circuits permettant l'échange
des données Multiplexeur
Tampon d'entrées/Sorties
2
1
Données
Figure 8.6
Organisation d'une mémoire RAM.
Les circuits fondamentaux qui interviennent dans la réalisation d'une mémoire
sont donc le circuit « bit », le décodeur d'adresses, les circuits d'échanges.
Le bit (figure 8.7) est un circuit présentant deux états stables, codés 0 et 1, dont on
peut décrire la logique de fonctionnement par :
début
si C est actif
alors S
E;
sinon S = S;
fsi
fin
=
La valeur du signal de sortie S (0 ou 1) dépend donc du signal de commande C.
Tant que C n'est pas actif la valeur du signal de sortie est inchangée quelle que soit
Search WWH ::




Custom Search