Information Technology Reference
In-Depth Information
Les broches A0 à A7 permettent d'adresser soit une ligne soit une colonne, D corres-
pond à la donnée sélectionnée, L et C permettent de valider la ligne et la colonne
sélectionnée.
Le fonctionnement ne sera donc pas le même que dans le cas précédent :
- Pour réaliser une lecture, le processeur :
1. sélectionne une ligne en déposant une adresse sur le bus d'adresses;
2. valide la ligne en activant L;
3. sélectionne une colonne en déposant une adresse sur le bus d'adresses ;
4. valide la colonne en activant C;
5. active la commande de lecture;
6. lit la donnée sur le bus de données c'est-à-dire un bit.
- La réalisation d'une opération d'écriture s'entend facilement à partir de l'exemple
de la lecture.
La deuxième organisation minimise le nombre de broches pour la réalisation de
ce type de boîtier. Par contre les opérations de lecture et d'écriture sont plus longues
à réaliser qu'avec la première organisation. Les mémoires de grandes capacités sont
souvent construites sous la forme d'une matrice de lignes et de colonnes afin de
diminuer les coûts de réalisation.
La figure 8.5 fournit un schéma synthétique reliant le boîtier processeur aux boîtiers
mémoire centrale.
Bus d'adresses
Bus de données
Bus
Bus de commandes
Vcc
GND
D0
D1
D2
D3
D4
D5
D6
D7
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
Vcc
Vcc
D0
D1
D2
D3
D4
D5
D6
D7
R
W
CS
Ready
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
A16
R
W
Autres signaux
(Ex. : Inter-
ruptions)
Mémoire prête
Figure 8.5
Liaison processeur - mémoire.
Search WWH ::




Custom Search