Information Technology Reference
In-Depth Information
Les broches :
- A0 à A12 correspondent aux broches d'adressage (bus d'adresses) ;
- D0 à D7 correspondent aux données (bus de données) ;
- R, W correspondent au bus de commandes pour déclencher une lecture ou une
écriture ;
- CS permet la sélection d'un boîtier de mémoire (puce mémoire);
- ready est un signal sortant vers le processeur permettant de synchroniser la fréquence
d'horloge de la mémoire avec celle du processeur.
Cette puce mémoire a donc une capacité de 2 13 mots de 8 bits (soit 2 13 octets, ou
2 16 bits).
Les opérations possibles sont la lecture ou l'écriture mémoire. C'est le processeur
qui réalise ces opérations :
- Pour réaliser une écriture, le processeur :
1. sélectionne une adresse mémoire et dépose l'adresse sur le bus d'adresses ;
2. dépose la donnée sur le bus de données ;
3. active la commande d'écriture.
- Pour réaliser une lecture, le processeur :
1. sélectionne une adresse mémoire et dépose l'adresse sur le bus d'adresses ;
2. active la commande de lecture ;
3. lit la donnée sur le bus de données.
On voit donc que cette organisation permet l'adressage d'un octet et le déclenche-
ment d'une opération de lecture ou d'écriture en un seul cycle mémoire. On peut main-
tenant organiser cette mémoire sous la forme d'une matrice de lignes et colonnes de
bits (ici 8 lignes et 8 colonnes, soit 2 8
×
2 8
=
2 16 bits). Cela correspond au brochage
de la figure 8.4.
Vcc
Alimentation
A0
A1
A2
A3
A4
A5
A6
A7
Données
D
R
W
CS
Ready
Read
Write
Sélection
Prête
L
C
Validation d'une ligne
Validation d'une colonne
Figure 8.4
Organisation de la mémoire sous forme d'une matrice.
Search WWH ::




Custom Search